总浏览量:539.52万
湖南工业大学24春学期数字电子技术基础在线考试【100分答案】

时间:2024-07-06 13:04来源:本站作者:点击: 82 次

可做奥鹏院校所有作业、毕业论文咨询请添加 QQ:3082882699
微信:jd958787

一. 单选题(共 40 题,80.0 分)
1. (单选题, 2.0 分) 相比TTL器件,以下是一些关于CMOS逻辑门的说法,不正确的是()
A. CMOS逻辑门通常会接输入、输出保护电路
B. CMOS器件的静态功耗较低
C. CMOS器件的噪声容限较小
D. 普通CMOS逻辑门不能实现线与
2.0分
2. (单选题, 2.0 分) 以下表述中,错误的是()
A. 1位二进制数比较器,指能判别两个1位二进制数的大小关系的电路。
B. 4位二进制数比较器,指能判别四个1位二进制数的大小关系的电路。
C. 数值比较器的输出结果可以采用高有效方式,也可以采用低有效方式表示。
D. 比较两个n位数的大小时,应该从高向低逐位比较,某位出现大小区别时,更低位就不用再比较。
2.0分
3. (单选题, 2.0 分) 用8位二进制补码计算12+21所得结果为()
A. 0001 0111
B. 0101 1111
C. 0010 0001
D. 1010 1100
2.0分
4. (单选题, 2.0 分) 触发器的输出逻辑电平从1到0或从0到1的转换称为()
A. 清零
B. 置位
C. 翻转
D. 保持
2.0分
5. (单选题, 2.0 分) 为了能从采样信号中恢复出原来的模拟信号,采样频率fs和输入模拟信号的最高频率 fimax 之间的关系必须满足()
A. fs ≤ fimax
B. fs ≥ fimax
C. fs ≤ 2fimax
D. fs ≥ 2fimax
2.0分
6. (单选题, 2.0 分) 求一个逻辑函数Y的对偶式YD时,下列说法不正确的是()
A. 把Y中的“与”换成“或”,“或”换成“与”
B. 常数中的“1”换成“0”,“0”换成“1”
C. 原变量换成反变量,反变量换成原变量。
D. 保持原式中的运算顺序不变。
2.0分
7. (单选题, 2.0 分) 将十六进制数(36.D)H转换成十进制数是()
A. 36.13
B. 36.81
C. 54.13
D. 54.81
2.0分
8. (单选题, 2.0 分) 十进制数–10的8位带符号二进制数的原码及补码表示分别是()
A. 1000 1010,1111 0101
B. 1111 0101,1111 0110
C. 1000 1010,1111 0110
D. 1000 0101,1111 0110
2.0分
9. (单选题, 2.0 分) 一位8421 BCD码译码器的数据输入线与译码输出线的组合是() 。
A. 1:10
B. 4:6
C. 4:10
D. 2:4
2.0分
10. (单选题, 2.0 分) 3线−8线译码器74HC138的输出为低电平有效,若输入A2A1A0=101时,输出Y7' Y6' Y5' Y4' Y3' Y2' Y1' Y0'为()
A. 00100000
B. 11011111
C. 11110111
D. 100
2.0分
11. (单选题, 2.0 分) 将十六进制数(4E.C)H转换成二进制数是 ( )。
A. 0100 1110. 11
B. 0100 1110. 0110
C. 1110 0100.11
D. 0100 1110. 0011
2.0分
12. (单选题, 2.0 分) 设计一个对1000个符号进行二进制编码,则至少要( )位二进制数码。
A. 3
B. 10
C. 11
D. 1000
2.0分
13. (单选题, 2.0 分) 将二进制数(101.101)B转换成八进制数是()
A. 5.25
B. 5.5
C. 5.62
D. 5.75
2.0分
14. (单选题, 2.0 分) 用555定时器构成单稳态触发器,其输出的脉宽为()
A. RC
B. RCln2
C. RCln3
D. 2RCln2
2.0分
15. (单选题, 2.0 分) 普通TTL非门电路中,输入级二极管的作用在于()
A. 使电源电压更稳定
B. 防止输入电压过高
C. 防止输入电压过低
D. 构成输入级回路
2.0分
16. (单选题, 2.0 分) 在以下输入情况()时,“与非”运算的结果是逻辑0。
A. 全部输入是0
B. 任一输入是0
C. 仅一输入是0
D. 全部输入是1
2.0分
17. (单选题, 2.0 分) (10101000.001001)5421BCD=()10=()8421BCD
A. 75.241110101.001001
B. 98.2411001011.001001
C. 75.2411001011.001001
D. 98.241110101.001001
2.0分
18. (单选题, 2.0 分) 带符号二进制补码0101 1001和1101 0011所表示的十进制数分别为()
A. 89,–45
B. 89,–90
C. 39,–90
D. 39,–45
2.0分
19. (单选题, 2.0 分) 有S1,S2两个状态,条件() 可确定S1和S2不等价。
A. 输出相同
B. 输出不同
C. 状态相同
D. 状态不同
2.0分
20. (单选题, 2.0 分) 为了将三角波变换为同频率的矩形波,应选用()
A. 计数器
B. 施密特电路
C. 单稳态电路
D. 多谐振荡器
2.0分
21. (单选题, 2.0 分) 当输入端S和R为(),由或非门构成的基本SR锁存器保持原状态不变。
A. S=0,R=1
B. S=1,R=0
C. S=0,R=0
D. S=1,R=1
2.0分
22. (单选题, 2.0 分) 电源电压为+12V的555定时器、组成施密特触发器,控制端开路,则该触发器的回差电压△VT为()
A. 4V
B. 6V
C. 8V
D. 12V
2.0分
23. (单选题, 2.0 分) 组合逻辑电路的分析过程中,最终得到(),并由此总结得到具体的逻辑功能表述。
A. 逻辑表达式
B. 真值表
C. 逻辑电路图
D. 卡诺图
2.0分
24. (单选题, 2.0 分) 函数L=AB+B+BCD=()
A. 1
B. B
C. A+B
D. 0
2.0分
25. (单选题, 2.0 分) 一个无符号10位数字输入的DAC,其输出电平的级数是()
A. 4
B. 10
C. 100
D. 1024
2.0分
26. (单选题, 2.0 分) 下降沿触发的边沿JK 触发器在CP 下降沿到来之前J=1、K=0,而CP下降沿到来之后变为J=0、K=1,则触发器的状态为()
A. 状态不变
B. 0
C. 1
D. 状态不确定
2.0分
27. (单选题, 2.0 分) 设计一个4输入的二进制码奇校验电路,需要()个异或门。
A. 5
B. 2
C. 4
D. 3
0.0分
28. (单选题, 2.0 分) 将二进制数(1010 0110 1100)B转换成十六进制数是()
A. A6B
B. A6C
C. A6D
D. E3B
2.0分
29. (单选题, 2.0 分) 当七段显示译码器的七个输出端状态为abcdefg=0011111时(高电平有效),译码器输入状态(8421BCD码)应为()
A. 0100
B. 0011
C. 0101
D. 0110
2.0分
30. (单选题, 2.0 分) 四个逻辑相邻的最小项合并,可以消去()个因子。
A. 1
B. 2
C. 3
D. 4
2.0分
31. (单选题, 2.0 分) 下面几种A/D转换器中,工作速度最高的是()
A. 并联比较型ADC
B. 计数型ADC
C. 逐次渐近型ADC
D. 双积分型ADC
2.0分
32. (单选题, 2.0 分) 一个四位二进制减法计数器的起始值为1001,经过100个时钟脉冲作用之后的值为 () 。
A. 1100
B. 0101
C. 100
D. 1101
2.0分
33. (单选题, 2.0 分) 多路数据分配器可以直接由()来实现。
A. 编码器
B. 译码器
C. 多路数据选择器
D. 多位加法器
2.0分
34. (单选题, 2.0 分) 用3-8线译码器74HC138可以构成6-64线译码器,需要()片74HC138。
A. 7
B. 8
C. 9
D. 10
0.0分
35. (单选题, 2.0 分) 4变量逻辑函数的卡诺图中,有()个方格与m2对应的方格相邻。
A. 1
B. 2
C. 3
D. 4
2.0分
36. (单选题, 2.0 分) 一个译码器若有100个译码输出端,则译码器地址输入端至少有()个。
A. 8
B. 100
C. 6
D. 7
0.0分
37. (单选题, 2.0 分) 触发器有()个稳定状态,它可以存储1位二进制码,存储8位二进制信息需要()个触发器。
A. 2, 4
B. 1, 2
C. 2, 2
D. 2, 8
2.0分
38. (单选题, 2.0 分) 有一个4位的D/A转换器,设它的满刻度输出电压为10V,当输入数字量为1101时,输出电压为() V。
A. 5
B. 6.25
C. 8.12
D. 9.38
2.0分
39. (单选题, 2.0 分) 将256×1位ROM扩展为1024×1位ROM,地址线为()根。
A. 14
B. 12
C. 10
D. 8
2.0分
40. (单选题, 2.0 分) 一个4位倒T型电阻网络D/A转换器中,电阻网络的电阻取值有()种。
A. 1
B. 2
C. 4
D. 8
2.0分
二. 多选题(共 10 题,20.0 分)
1. (多选题, 2.0 分) 以下电路中可以实现“线与”功能的有()
A. 与非门
B. 三态输出门
C. 集电极开路门
D. 漏极开路门
2.0分
2. (多选题, 2.0 分) 74LVC系列CMOS与非门在+3.3V电源工作时,输入端在以下哪些接法下属于逻辑0(74LVC系列输出和输入低电平的标准电压值为VOL=0.2V,VIL=0.8V)?
A. 输入端接地
B. 输入端接低于0.8V的电源
C. 输入端接同类与非门的输出低电平0.2V
D. 输入端到地之间接10kΩ的电阻
2.0分
3. (多选题, 2.0 分) 在一个8位的存储单元中,能够存储的最大无符号整数是()
A. (256)10
B. (127)10
C. (FF)16
D. (255)10
0.0分
4. (多选题, 2.0 分) 与TTL数字集成电路相比,CMOS数字集成电路的优点是()
A. 微功耗
B. 高速度
C. 高抗干扰能力
D. 电源范围宽
2.0分
5. (多选题, 2.0 分) 为了正确完成逻辑功能,TTL集成逻辑门内部使用的晶体管可以工作在()
A. 截止区
B. 导通放大区
C. 饱和导通区
D. 反向击穿区
2.0分
6. (多选题, 2.0 分) 下列中规模通用集成电路中,属于时序逻辑电路的是()
A. 多路选择器153
B. 计数器161
C. 并行加法器
D. 寄存器194
2.0分
7. (多选题, 2.0 分) 以下表述中,正确的是()
A. TTL逻辑门输入高电平和输出高电平的典型值都是3.6V。
B. TTL逻辑门输出低电平时,称逻辑门处于开门状态,又称导通状态。
C. TTL非门的关门电平uOFF指此时允许输入的低电平的最大值。
D. TTL非门的开门电平uON指此时允许输入的低电平的最大值。
2.0分
8. (多选题, 2.0 分) 以下表述中,正确的是()
A. 不论是半加器还是全加器,输出信号都包括本位相加后给高位的进位。
B. n位二进制数加法过程中,除了最低位加法以外的其它各位相加都是全加。
C. 半加过程可以看作是进位输入为0的全加。
D. 多位全加器工作时,低位加法单元的输入进位信号就是高位加法单元的输出进位信号。
2.0分
9. (多选题, 2.0 分) 组合逻辑电路的输入输出关系可以用()描述。
A. 真值表
B. 流程表
C. 逻辑表达式
D. 状态图
2.0分
10. (多选题, 2.0 分) 下列哪些CMOS门可以将输出端并接使用?
A. 漏极开路(OD)输出
B. 三态(TS)输出
C. 普通的互补输出
D. 与非门

需要奥鹏作业答案请扫二维码,加我QQ

添加微信二维码,了解更多学习技巧,平台作业、毕业论文完成时间友情提醒。不再错过任何作业论文。